Academic Journal

基于FPGA平台的电路级抗差分功耗分析研究 ; Research on DPA Resistant Circuit for FPGA

التفاصيل البيبلوغرافية
العنوان: 基于FPGA平台的电路级抗差分功耗分析研究 ; Research on DPA Resistant Circuit for FPGA
المؤلفون: 黄颖, 崔小欣, 魏为, 张潇, 廖凯, 廖楠, 于敦山
المساهمون: 北京大学信息科学技术学院微电子学研究院,北京100871
المصدر: 万方 ; http://d.g.wanfangdata.com.cn/Periodical_bjdxxb201404012.aspx
بيانات النشر: 北京大学学报 自然科学版
سنة النشر: 2014
المجموعة: Peking University Institutional Repository (PKU IR) / 北京大学机构知识库
مصطلحات موضوعية: 差分功耗分析(DPA), 对称布线, WDDL, FPGA, DPA, symmetrical routing
الوصف: 研究DPA攻击方法以及相应的电路级防护技术,提出在FPGA(现场可编程门阵列)上实现WDDL的设计方法以及适用于FPGA的对称布线技术,随后在FPGA平台上实现一个4位加法器并进行功耗分析.实验结果表明,WDDL电路的功耗波动比普通电路有较明显的下降.WDDL结构以一定的芯片面积为代价,可有效降低FPGA功耗与数据的相关性,具有较好的抗DPA(差分功耗分析)攻击性能. ; 中文核心期刊要目总览(PKU) ; 中国科技核心期刊(ISTIC) ; 中国科学引文数据库(CSCD) ; 0 ; 4 ; 652-656 ; 50
نوع الوثيقة: journal/newspaper
اللغة: Chinese
تدمد: 0479-8023
Relation: 北京大学学报(自然科学版).2014,50,(4),652-656.; 1151556; http://hdl.handle.net/20.500.11897/23908
DOI: 10.13209/j.0479-8023.2014.097
الاتاحة: https://hdl.handle.net/20.500.11897/23908
https://doi.org/10.13209/j.0479-8023.2014.097
رقم الانضمام: edsbas.81275424
قاعدة البيانات: BASE
الوصف
تدمد:04798023
DOI:10.13209/j.0479-8023.2014.097